This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

6678DSP使用固定电源的问题

实验室想要设计一块6678的实验板,此前未涉及过多核DSP所有现有几个问题想请高手回答下。

内核供电的时候使用1V高性能的固定电压电源模块会有什么问题呢?

并且内核电压同时加电,会对DSP产生严重的影响吗?

特别是有没有这样做的人 告诉我这么做有什么不好的结果了么?

以前实验室也做过6455的实验板,内核外围同时加电,按理说这样会出问题的,

但那块板子工作了一年多依旧没有什么问题出现,所以想问问6678这样行不行?

  • 关于CVDD电源设计建议使用smartreflex设计,具体参考FAQ中电压设计参考:http://www.deyisupport.com/question_answer/dsp_arm/c6000_multicore/f/53/t/25103.aspx

    C6678上电有很明确的时序要求,具体请阅读C6678手册中power supply一节,至于你说的内核同时加电不太明白啥意思。

  • 正常CVDD应该先与CVDD1.0上电 但是我在设计硬件的时候 让他们同时上电了 这样是否会出现问题?

    现在主要是想找个这么设计的人 问问有没有什么问题 实验室在这块板子上要投入很多钱

    所以想找个最稳妥的设计方法 而且因为以前实验室都是让这两个电压同时上电的 所以想问问多核DSP是否也可行!

  • 请严格按照C6678的上电时序要求,否则可能会影响芯片稳定性问题。

  • 好的 我知道了! 谢谢!

x 出现错误。请重试或与管理员联系。