自己做的6678的板子,用9244提供CVDD可变内核电压。在GUI界面设置后输出0.96V左右,烧写进9244的FLASH后,关电再上电。板子上的CPLD对DSP6678的RESET,POR,RESTFULL三个信号进行复位操作,感觉是复位完成后,CVDD立刻掉电到0.89V,由于SEDES电压必须要求0.96V以上,所以本板子的SRIO跑不起来,建立不了port ok的链接。不知道是不是这样的原因。 该如何 解决呢 盼TI工程师解答 谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
不应该到0.89V,你可以测一下DSP VCTNL的输出,到Keystone硬件设计手册里查一下对应的电压值,看是否你的电压输出有问题;
另外,初始电压应置于1.1V,DSP启动后经VCTNL调节到合适电压