1.关于手册中和硬件设计文档中的提到的上电顺序,并没有提到对DSP的差分输入(如SRIO PCIe数据线)的上电时间有什么要求,请问这些差分输入信号(LVDS)可以在内核电压和I/0电压有效之前被驱动么?
2.另外 6678的参考时钟输入,是否可以直接兼容LVPCL差分电平标准?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
1.关于手册中和硬件设计文档中的提到的上电顺序,并没有提到对DSP的差分输入(如SRIO PCIe数据线)的上电时间有什么要求,请问这些差分输入信号(LVDS)可以在内核电压和I/0电压有效之前被驱动么?
2.另外 6678的参考时钟输入,是否可以直接兼容LVPCL差分电平标准?
1, Serdes 会用到两个供电:1V固定电源和1.5V电源。他们的上电顺序在datasheet上有描述。Serdes差分输入信号应该在这些电源上电后再输入。
2. 可以