在HARDWARE DESIGN FOR KEYSTONE中提到,SRIO和SMII的参考时钟可以是125M,而6678的手册中说最低的SERDES参考时钟输入是156.5M
请问为什么会有最低156.5M这个限制,如果参考时钟是125M 也是可以倍频到3.125G,(125x25)或者(125*12.5)
能不能用125M做参考时钟。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在HARDWARE DESIGN FOR KEYSTONE中提到,SRIO和SMII的参考时钟可以是125M,而6678的手册中说最低的SERDES参考时钟输入是156.5M
请问为什么会有最低156.5M这个限制,如果参考时钟是125M 也是可以倍频到3.125G,(125x25)或者(125*12.5)
能不能用125M做参考时钟。
Hello, Andy
HARDWARE DESIGN FOR KEYSTONE 第三章CLOCK就说SRIOSMII时钟输入范围是156.25~312.5 而且用的min和max
典型值是250. 紧接着第七章外设的时候,又指出支持125M参考时钟,这应该怎么理解。
zhen kong 你好,我也很疑惑,125M确实可以通过倍频满足要求。你看下HARDWARE DESIGN FOR KEYSTONE的第三章CLOCK有最低156.25的限制,另外在6678手册上PLL设置的时候给出的SRIO输入时钟选项也只有156.25、250、312.5。所以我也不确定125M参考是否可以。共同探讨。
谢谢,现在我的板子上是125M,测试时srio没法启动,之前另一块板是156.25M的可以通信,所以很纠结到底6678支不支持125M