DSP与K7 FPGA通过SRIO直连,DSP发起读操作时,会在中间出现卡壳的情况,比如读2K的数据,读到150次的时候,会在srio读函数里卡几百ms。基本周期性出现,读的数据量改变时,卡壳的间隔会有些变化,但找不到一定规律。
我的dsp里的SRIO读写函数在做与Xlinx V5 FPGA SRIO通信时,没有遇到这样的问题,在两片6678之间传输时也没有遇到这种问题。
在论坛里搜索时也有两人遇到了类似的问题,都是发生在6678与K7 FPGA通信时,但跟帖中没有人解决。
请问有人遇到类似的问题吗?怎么解决的?什么原因啊?是K7系列FPGA有问题吗?还是K7的SRIO有什么特别的地方?
请大家帮忙解决一下,急啊!
谢谢!