请问6678 在EMIF16 boot时是否有办法可以降低EMIF 接口的时钟频率, 以延长双字节数据读取的时长?
由于前期硬件设计师将DSP存程序用的FLASH外挂于FPGA上,且外挂的FLASH 为8bit位宽 ,而最近发现Boot加载时需要读取16bit的码流给EMIF16接口;
所以BOOT阶段是否有办法可以降低DSP EMIF 接口的时钟频率(比如硬件管脚默认态设置、bootloader配置等),
使FPGA能在一个EMIF16数据访问周期内去FLASH里读取两拍单字节的数据去拼出一个双字节数据给EMIF16总线