This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

C6674 的ACTIVITY AND BASELINE如何计算?



1.   根据多核DSP芯片6674的功耗表单看,有ACTIVITY和BASELINE两项统计,以CVDD为例,表中各项相加之和为ACTIVITY,但BASELINE没有提及如何消耗的,请解释下BASELINE是什么情况?
        此外,我设计CVDD(1.0V)电源时,按照功耗总和为5.808w算,电流需要5.808A,这个值是不是最大情况?如果是,那典型值是多少?

  • Hi Jeffrey,

    1. Baseline activity主要包含以下几个部分,

    • Static leakage power

    • Core power

    – Clock tree

    – Internal memory

    – On-chip module power

    – Etc.

    www.ti.com/.../getliterature.tsp

    这个文档上有描述

    2.  功耗是根据工作温度,各个Core、外设的工作速率和使用率算出来的。这些参数变化以后对应的功耗也不一样。excel表格见如下链接 www.ti.com/.../sprm559

    所以不应该按照5.808A来选择电源方案。

    3. 所谓典型功耗也是指在某一种情况下的功耗值。比如case温度是40'C左右,其他条件(工作频率,使用率等)按照excel缺省值的情况下,功耗是2.85W.

    Thanks,

    Liang