场景:要设计一个接口,DM368与一块FPGA对接,互传高速数据流,也就是存在读、写操作。
了解情况:从dm368的手册与对应的EMIF手册了解到,如tmsdm368的figures 6-17 synchronous onenand flash read timing 与sprufi1c的figure 11 connecting to a 16bit onenand flash flash in synchronous read mode,说明了该接口支持onenand模式的burst read。
疑问1:dm368的该emif接口器件内部的设计是如何保证在burst read模式下,后一个数据不会将前一个数据冲掉的?是否在内部有read buffer?
疑问2:dm368该emif接口是否支持burst wirte 模式?
其他信息:其中,从C6748的手册了解到,c6748的emif是支持burst 读写模式的。