This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

DM3730 SN75LVDS83B LCD时钟设置问题

Other Parts Discussed in Thread: SN75LVDS83B, DM3730

工程师,
    你好!
     我们使用SN75LVDS83B将DM3730输出的Dss[0:17]转化为三路LVDS信号输出给LCD。DM3730

HV056WX1_100_Ver0.2.pdf
  • 工程师,不好意思。我的浏览器不知道为什么只提交了很少的信息。下面是完整的信息:

    工程师,
    你好!
    我们使用SN75LVDS83B将DM3730输出的Dss[0:17]转化为三路LVDS信号输出给LCD。DM3730输出的四个时钟 DSS_PCLK HS_CLK VS_CLK ACBIAS_CLK输出给SN75LVDS83B。
    我们通过阅读LCD的数据手册了解到LCD对DSS_PCLK HS_CLK VS_CLK有一个范围要求,三个时钟的典型值要求分别为:71.1 MHz 49.2 KHz 60 Hz。
    通过阅读DM3730 Display Subsystem 章节了解到ACBIAS_CLK对于active matrix TFT LCD 是一个数据使能时钟,但是并没有找打典型的时钟速率。
    通过阅读SN75LVDS83B的数据手册并没有发现该芯片对于HS_CLK VS_CLK ACBIAS_CLK这三个时钟有具体的要求。
    请问
    1.DM3730输出的四个时钟是否需要按照LCD的要求,将DSS_PCLK HS_CLK VS_CLK 配置为LCD要求的典型值?
    2.如果HS_CLK VS_CLK 的时钟速率分别为 90 KHz 179.9Hz,SN75LVDS83B 能不能将来自DM3730的Dss[0:18]转化为LCD正常显示所需的LVDS信号?
    3.DM3730输出的ACBIAS_CLK时钟LCD数据手册中并没有给出一个典型值,这个时钟有没有一个经验值可供参考?
    附件是LCD的数据手册,其中关于 DSS_PCLK HS_CLK VS_CLK 三个时钟的具体要求在第9页。