This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

DM648上电时序



TI工程师,您好!
DM648手册要求上电顺序是3.3-2.5-1.8-1.2
我们648的复位是用FPGA来做的,然后FPGA的CORE电压电是1.2V,FPGA没有上电时序要求
如果1.2V用同一个电源,然后用晶体管来控制上电顺序,全部上完后再给DM648的POR和RESET复位
这样的方式可以吗?
 
想确认:
1.FPGA是可以和DM648合用一个1.2V的电源的吧
2.上电顺序是否一定要控制
  • "如果1.2V用同一个电源,然后用晶体管来控制上电顺序,全部上完后再给DM648的POR和RESET复位"

    【A】同用一个电源,如何控制上电顺序?

    合用电源没有问题,但是一定要保证DSP的上电时序。