This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

SRIO初始化不稳定

Other Parts Discussed in Thread: TMS320C6678

我们在自己开发的电路板上调试fpga与dsp之间的srio接口,其中FPGA为xilinx A7,DSP为 TI tms320c6678,,采用了TI官方推荐的KI_STK_C6670_6678_6614中的SRIO例程,在例程上进行了简单的改写,采用dirctI/O和1x-1x-1x-1x模式,禁用了C路和D路,相同情况下调试过程中发现SRIO接口有时候两路能够初始化成功,有时候只能初始化成功一路,有时候一路都不成功,非常困惑,请TI工程师给予指导,谢谢!

  • 你可以先做环回的测试,看是否能够每次都成功,通过此结果再判断链路哪个部分有问题;另外不成功的情况下Port Status寄存器有什么指示?

  • 你好,我们做过dsp端的srio接口的内环测试和fpga端的内环测试,并且都能通过,外环测试不知道dsp和fpga之间怎么做;另外不成功情况下,SP_ERR_STAT寄存器中的Port Uninitialized位为1,Port Status寄存器太多,不知道要关注哪几个?

  • 自己顶一个!

    ========================================

    你好,我们做过dsp端的srio接口的内环测试和fpga端的内环测试,并且都能通过,外环测试不知道dsp和fpga之间怎么做;另外不成功情况下,SP_ERR_STAT寄存器中的Port Uninitialized位为1,Port Status寄存器太多,不知道要关注哪几个?