This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

TMS320C6455的PLL1控制器的PLLM如何设置

Other Parts Discussed in Thread: TMS320C6455

TMS320C6455的PLL1控制器有一个PLLM寄存器,根据C6455的data sheet,PLLM[4:0]用于设置PLL1的倍频系数(见第138页)且倍频系数只有6个值可选择;然而根据sprue56(TMS320C645x DSP Software-Programmable Phase-Locked Loop Controller)的说明,PLLM[5:0]用于设置PLL1的倍频系数(见第16页),且倍频系数在x1~x64之间。请问那个手册的说明才是正确的?

  • 已数据手册为准, User Guide是general的,针对C645x系列的芯片

    C6455 PLLM[4:0]除了列出的6个值外,只要满足Table 7-16. PLL1 Clock Frequency Ranges, 还可以选择其他15~32之间的值。如有客户选择50MHz CLKIN, 想倍频到1.2GHz, 就可以选择PLLM=24.

  • 以data sheet的说明为准,TMS320C645x DSP Software-Programmable Phase-Locked Loop Controller的说明是指C645X整个系列中的最大可选择能力,并不是仅仅对C6455进行说明。