请问,6678评估板的时钟不用CDCE62005,直接用差分晶振可以吗?
还有有些时钟比如SRIO、DDR,内部可以产生,但还需要通过CDCE62005产生吗?
另外,时钟也像电源那样有产生顺序吗?
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
需要满足时钟输入的要求,该要求在Keystone硬件设计手册可以找到;
SRIO,DDR需要外界给参考时钟,SRIO的参考时钟是给Serdes的;
上电顺序里包括了时钟要在POR拉高之前稳定。
谢谢Allen Yin的解答。几个文档也看了。还有几个疑问。
1、设计手册里只是讲到System PLL Clock Inputs和SerDes PLL Reference Clock Inputs相关的要求,我阅读得理解是Serdes通过外部参考时钟会更好。
我想问一下,6678的DataSheet的7.6 Main PLL and PLL Controller节里的也能产生用于DDR3和SRIO的时钟,不知道与外界参考时钟有什么区别?也就是说如果我不接Serdes的外部参考时钟,PLL Controller产生的时钟能给Serdes用吗?
2、根据硬件设计手册的这些时钟的Clocking Requirements要求,我这边有更高性能的差分晶振,而不用CDCM6208、CDCE62005之类的芯片产生,是否可行?
谢谢!
1. serdes必须要有参考时钟,内部时钟是给PLL和SRIO内部的逻辑供的时钟,和serdes时钟不一样;
2. 只要你能满足时钟的需求就没有问题,但是,为什么不用呢?一般用这些时钟buffer来做不是更方便吗?
谢谢Allen Yin的解答。
对于第二个问题,主要是不想通过I2C或SPI进行配置,希望直接用PIN Mode来直接用。
也看到用这些芯片的设计人员出现了一系列问题,所以担心我用这些时钟buffer芯片,也出现这类问题就有点麻烦了。
UCD9222要写写寄存器控制初始电压,具体的做法需要参考手册,或者你到电源的版块咨询下;
另外,如果你只需要控制一路C6678,那么考虑用LM10011,相对UCD9222更方便一些。