您好
请问在我自己的板卡上,配置DAC38RF82 81180模式,8G采样率可以输出,但9G无法输出。可否告知我大致分析方向呢?配置如下:
DAC38RF82 81180 9G模式下无法输出。使用内部PLL,输入时钟281.25MHz, N=1,M=8,VCO=9000MHz
DAC38RF82 81180 8G模式下却可以正常输出,使用内部PLL,输入时钟250MHz,N=1,M=8,VCO=8000MHz
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好
请问在我自己的板卡上,配置DAC38RF82 81180模式,8G采样率可以输出,但9G无法输出。可否告知我大致分析方向呢?配置如下:
DAC38RF82 81180 9G模式下无法输出。使用内部PLL,输入时钟281.25MHz, N=1,M=8,VCO=9000MHz
DAC38RF82 81180 8G模式下却可以正常输出,使用内部PLL,输入时钟250MHz,N=1,M=8,VCO=8000MHz
,输入时钟281.25MHz, N=1,M=8,VCO=9000MHz
您好,9G 模式下这样配置没问题,时钟锁定了吗?还是时钟未锁定,也没有输出?
您好,非常感谢您的回复。
首先,我做了一些验证:
1、发现DAC的内部锁相环确实在9G采样率下存在失锁的问题。
2、然后确认外部输入的参考时钟是稳定且误差合理的。因为8G采样率可以正常播放,所以输入功率应该没问题。
其次,关于配置方面我有一个疑问可以帮忙解答一下吗,谢谢。
1、PLL Configuration 2 Register(0x33)中,PLL_VCO字(VCO频率范围)有比手册更加详细的说明吗?该字的配置可能引起这个异常吗?(目前怀疑VCO配置存在问题)
2、相关几个寄存器配置如下:
0x31:0x0400
0x32:0x0708
0x33:0x8A14
PS:因为8G采样率播放效果很好,仅仅更该输入的DAC时钟使达到9G采样率就出现锁定异常。请问是否有81180 9G的推荐配置方案。
您好,
我想请教一下,JESD_ALM寄存器(addrss:0x64~0x6B),读出0xA会影响DAC输出吗?
PS:JESD Alarms for Lane 0~7 Register[3:0] ,ALM_FIFO0_FLAGS Field。
期待您的回信
CN:
您好,感谢您的回信。
我已经通过修改配置参数成功得到9G采样率下的正确输出,我修改了PLL_VCO字的参数,得到了9G正确输出。
为了更加深入理解这个问题,如果方便的话,我希望可以帮忙提供关于PLL_VCO字更加详细的描述,非常感谢。
EN:
Dear Chen
thanks for your reply, I have modified the parameters of the PLL_VCO word and obtained a correct 9G output.
To gain a deeper understanding of this issue, could you please provide me with more detailed information about the PLL_VCO word if possible?
Thank you very much.
Best regards,
Zhou
非常感谢您的反馈,也方便大家参考。
那经过您的调试,确实是因为PLL_VCO的配置导致了9G无法输出,能具体说下配置的参数吗?
另外,您的疑问我也提交到E2E上了,请关注他们的回复。