This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

AWR2243: AWR2243 Cascade design, how to config external resistor of SYNC_IN, SYNC_OUT

Part Number: AWR2243

SYNC_IN: 外接10Kohm电阻下拉(to GND), 这个电阻的作用是什么?

SYNC_OUT: 与SOP[1]功能复用,分压电阻(7.87Kohm,82.5Kohm)

如果采用两片AWR2243做级联设计,且master AWR2243 send DIG SYNC to slave AWR2243,这样SYNC_IN与SYNC_OUT的电阻是在同一个网络上,对SOP高低判定会有影响。另外,是否对sync delay有影响,如何选用合适电阻值?

是否需要增加clk buffer芯片来隔离DC resistor影响,TI好像没有汽车级的clk buffer?

主要参考资料:

MMWCAS-RF-EVM 评估板 | TI.com.cn

AWR2243BOOST 评估板 | TI.com.cn

  • 您好,我们已收到您的问题并升级到英文论坛寻求帮助,由于国外假期在即,英文论坛的答复将会有所延迟(直至1月4日),感谢您的耐心等待!

  • 您好,

    SYCN IN 引脚上的下拉电阻器是为了在左侧为高阻抗的情况下,避免该引脚上出现任何假干扰。 该引脚上的一些强耦合会使其保持高电平状态足够长,可能会导致帧触发。

    SYNC OUT 引脚在启动时也用作 SOP 信号。 您需要确保此引脚状态在启动期间处于所需的电平。 例如,如果您需要将此引脚状态设置为“low”(对于functional mode),那100K 的下拉电阻就足够了。

  • 在AWR2243的cascade应用中,master的SYNC_OUT与SYNC_IN(master+slave)是同一个net

    1. 下拉电阻应该是SYNC_OUT(SOP)下拉电阻(82.5kohm)与SYNC_IN下拉电阻(10kohm)并联,考虑SOP串联的10kohm,总计12.7kohm,并不是100kohm,是否可行?

    2. 两颗2243的SYNC_IN(同一个net)是否都需要外置下拉电阻(10kohm),这样对sync delay应该有利,right?

    3. AWR2243 cascade是否需要clk buffer(类似MMWCAS-RF-EVM 评估板 | TI.com.cn

  • 1. 下拉电阻应该是SYNC_OUT(SOP)下拉电阻(82.5kohm)与SYNC_IN下拉电阻(10kohm)并联,考虑SOP串联的10kohm,总计12.7kohm,并不是100kohm,是否可行?

    是的,可行。

    2. 两颗2243的SYNC_IN(同一个net)是否都需要外置下拉电阻(10kohm),这样对sync delay应该有利,right?

    下拉电阻器不定义延迟。 建议您仅确保 SYNC IN 引脚上没有杂散的干扰。

    3. AWR2243 cascade是否需要clk buffer(类似MMWCAS-RF-EVM 评估板 | TI.com.cn

    如果您是指40MHz CLK 缓冲器和同步信号缓冲器, 如果使用的是2个以上的芯片级联,那么建议使用缓冲器,以便输出能够驱动多个输入的负载。