This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

AWR2243: 级联系统硬件触发需要满足的时许

Part Number: AWR2243


尊敬的工程师,您好!对于TI AWR2243级联系统硬件触发我有以下几个问题请教:

     我们采购了两套"PROC054D_MMW_CAS_RF_EVM" AWR2243 4片级联的EVM板,使用外接FPGA来控制该EVM板,并接收数据。

     想通过FPGA板产生硬件触发脉冲去触发 master AWR2243,从而触发整个级联系统。 

    做如下修改:

        1. 将EVM开发板子上的R143电阻去掉,将R142电阻焊接为0欧姆。

        2. 在毫米波的配置文件中,将“triggerSelect”设置为2.

        3. 假设毫米波的帧周期为100ms,FPGA产生100ms的脉冲信号送给EVM板Host Board Connector 1中的第64脚"EXT_DIG_SYNC"。

现在的问题:

    1.上述步骤是否有遗漏之处?

    2. FPGA产生的DIG_SYNC信号,高脉冲宽度应该为多少us?是不是参考AWR2243规格书SWRS223C中“Table 8-5. Frame Trigger Timing”设置为25ns~4000ns范围中即可?