Hi team:
在我们设计中将4片LMH6401 的SCK/SDO/SDI分别连在了一起,只有片选CS单独连至FPGA,目前LMH6401供电为±2.5V,FPGA端口2.5V。目前出现一个问题我们可以正常设置LMH6401的增益(通过仪器测量),但我们无法读出6401寄存器的值,请问是SDO引脚不能连在一起吗?还是其它什么原因
您好
已经收到了您的案例,调查需要些时间,感谢您的耐心等待
请分享您的原理图
你好
由于我们原理图关于LMH6401部分分散在不通页面里面,不便于分享和介绍,基本连接如下面的框图示意(FPGA BANK 电压2.5V):
您有示波器可以查一下是不是通信占用导致无法收到相关信息,
好的,还想请教一下,SPI的SDO这种连接方式是被允许的吗?
datasheet没有确切说明不可以,但是要考虑通讯过程占用。
我们已经定位问题为FPGA引脚电平定义错误,无法识别LMH6401输出的逻辑电平。后续我们想将6401电平修改为-1.6V/3.3V,但手册里面6401输出高电平时最小值为1.4V,没有最大值的定义。请问修改电平后6401输出的逻辑电平为高时能到3.3V吗?
请您参考这个极限值范围。