TL3016搭建成滞回比较器,其输出的方波波形,边沿会影响前级输入的信号,以致于前级信号失真
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
1. 这类比较器的输入应该是基于开关电容的,或者内部是基于正反馈的原理进行放大。这两种方式都会产生kick-back noise,就是说,开关打开/闭合的瞬间,会有一部分电荷从开关泄放到前端;或者正反馈过程中部分电荷会通过寄生电容反馈到源。不过这种kick-back noise并不会对比较结果造成太大影响,从你的图中也可以看到这一点。
2. 如果前端的输入只是经过比较器获得一个比较结果,则这部分失真应该可以容忍。如果前端输入除了进比较器,还要进其他的放大器做处理,则建议前端选一个闭环输出负载小的运放,或者在稳定性和速度可以接受的情况下,在输出端加一个电容用来减小这部分失真。
考虑换一块普通的运放芯片,速度和DC offset能够满足你的应用,应该就可以解决你的问题。你的信号频率,幅度,电源电压各是多少?
1. 如果使用普通的放大器,输入无开关电容噪声,内部无正反馈通路,应该不会产生kick-back noise的,不会像你说的用示波器观察不到。需知kick back noise是相对离散时间系统说的,如果你的系统是个连续时间系统,那不会产生这种噪声的。
2. TI的高速运放很多,能够满足你需要的也很多,比如THS4281,THS4051等等。更多信息可以去TI官网寻找。
频率上升时,运放的开环增益减小,造成对闭环输出阻抗的控制能力降低,从而使闭环输出阻抗升高。此时运放闭环抽/灌电流能力会下降,建议换一个带宽更大,开环输出电阻更小的运放。
实际上你需要的是驱动,比如加缓冲器。
其次的办法是在终端加电容。