DAC60096: DAC60096 相关问题请教

Part Number: DAC60096


Dear TI的开发者团队:

最近在选型中发现了DAC60096这颗多通道的DAC芯片,关于这颗芯片有以下问题还请帮忙回复:

1、通道的建立时间,规格书中描述是65uS(1xload),这个时间是96ch同时输出时间,还是单个ch输出的时间,如果我使用LDAC一次更新所有ch的DAC,是否可以在65us内将96ch全部更新完成?

2、在使用SPI继续通讯,满速率的情况下,即32MHz,写完全部的96ch的通讯耗时大概是多少ms?即每个ch的dac code均不同。

3、输出的电压范围(span)是否可以调整,即调整为单轨输出,目前的输出span是±10.5V,是否可以调整为0-10.5V输出,进一步提升分辨力?

 

非常感谢您的回复!您的回复对我选择有非常的大的帮助!

  • 感谢您对TI产品的关注。
    我们正在核实您的问题,请等待我们的答复。

  • 您好

    1、通道的建立时间,规格书中描述是65uS(1xload),这个时间是96ch同时输出时间,还是单个ch输出的时间,如果我使用LDAC一次更新所有ch的DAC,是否可以在65us内将96ch全部更新完成?

    根据datasheet(https://www.ti.com/lit/ds/symlink/dac60096.pdf)的资料描述是单个通道的TYP

    在使用SPI继续通讯,满速率的情况下,即32MHz,写完全部的96ch的通讯耗时大概是多少ms?即每个ch的dac code均不同。

    https://www.ti.com.cn/cn/lit/zip/slam285

    www.ti.com.cn/.../ANALOG-ENGINEER-CALC

    如果您想要理论值,您可以通过仿真模型和官方计算器进行验证一下。

    、输出的电压范围(span)是否可以调整,即调整为单轨输出,目前的输出span是±10.5V,是否可以调整为0-10.5V输出,进一步提升分辨力?

    根据datasheet的说明可以调整,但是具体请看datasheet关于VREFH 和VREFL的线管说明。

  • 非常感谢您的回复!

    关于问题上述回答我还有一些问题补充:

    1、如果单个通道的TYP时间是65us,那么96个ch输出时间应该是1x65us还是96x65us呢,假设使用LDAC一次性更新所有通道的情况下,按照理解应该是每个通道均是65us吧,还请帮忙确认一下;

    2、我看了一下VREFH和VREFL部分的描述,也就是规格书的 7.3.1.1 DAC Transfer Function部分,其中有描述VREFL是由VREFH转换而来,因此是无法将VREFL调整0V,也就是说无法调整为0-10.5V输出吧?

  • 您好

    假设使用LDAC一次性更新所有通道的情况下,按照理解应该是每个通道均是65us吧,

    是的,但是因为是TYP,以实际为准

    也就是说无法调整为0-10.5V输出吧?

    表明可以调整,但是无法调整如您希望的输出范围

  • 好的 非常感谢您的回复,你的回复对我非常有效,我会再次仿真确认一下实际的建立时间