目前,使用了5片ADS1675设计5通道采集,最后连接到FPGA。现在想对ADC输出做隔离,而1675输出由三对差分对,(1)SCLK(2)DOUT
(3)DRDY,
而时钟CLK是32M,三倍以后SCLK就是96M,我想问一下,怎么对这个三对差分线做隔离。
有人推荐用网口变压器做,这种方案可行吗?如果有其他方案,请告诉我一下。万般感谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
不知您为什么要做隔离,那直接选择带隔离的ADC呢?http://www.ti.com/lsds/ti/data-converters/adcs/isolated-adcs-overview.page
你好,ISO7820是100Mbps,而ADS1675的时钟输入是32MHz,那它的LVDS输出是时钟的三倍(数据手册23页有),我想这个隔离芯片能不能行,之前用了ADI的LVDS隔离芯片ADN4650出现的了问题,想现在试一试ISO7820。