dac 输出的2次、3次谐波是怎样造成的,有没有数学推导或相关文档。设计中怎么样使其2次、3次谐波最小,谢谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
从芯片内部原理来说谐波的产生与DAC内部电流源矩阵开关的切换不是理想中完全同步有关。
此外PCB LAYOUT如果不注意的话由于走线的关系会引起阻抗不连续,导致谐波的幅度比理想状态增大。
要减小谐波,在应用上除了在输出加低通滤波器外,还可以使用差分输出,来大幅降低偶次谐波的幅度。同时注意PCB layout尽量走直线少走蛇形绕线。此外DAC输出端的匹配电阻要离DAC尽可能的近,能够不使用过孔就不要使用,如果无法避免使用过孔就在过孔周围打一圈小地孔来减少过孔带来的寄生电容效应。 只要做好了这些就可以取得DAC最好的谐波性能。
楼上说的很对,PCB Layout很重要,特别是对高速系统。我这里分享一个关于layout的资料。
楼上说的很对,PCB Layout很重要,特别是对高速系统。我这里分享一个关于layout的资料。