This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

ADS8674输出数据有尖刺,实测时钟时序和datasheet不符

14位ADC。使用verilog实现数据读写。SCLK时钟7.5MHZ。CS和SDI按照data上操作。但实测ADC的SDO数据波形和data上不一致。data上说一个读写周期(CS两个高脉冲之间的时间,总共32个时钟,前16个时钟ADC接收数据,后16个时钟ADC发送数据)的最后两个时钟SDO的电平保持为低,但我实测发现最后两个时钟SDO不为低。大神帮忙分析一下具体原因,谢谢。

  • 您好,

    看示波器波形,CS、SCLK、和SDO波形质量太不好了,不知道是不是波形上的过冲和干扰造成的,CS、SCLK、和SDO信号对地接电容了吗,还是走线太长造成的,还是示波器测量时选择的参考点有干扰呢,如果对地接了电容建议去掉,建议这几个信号串联几十欧姆电阻减小波形过冲,改善下信号质量再看看SDO输出波形。