尊敬的TI工程师:我是南京航空航天大学的学生,目前正在使用TI公司的高速数模转换芯片DAC5675,在设计中我们使用Xilinx公司的XC2V3000FPGA给DA芯片发送数据,时钟也是FPGA发送,在转换速率高于150MHz时发现模拟信号出现毛刺,我们考虑是FPGA输出的150MHz时钟出现严重抖动导致时钟和数据的时序紧张导致,所以想改进设计,FPGA和DA芯片的时钟由高性能的时钟芯片(一个芯片同时出两路同频同相的时钟)提供,但是又碰到数据是FPGA发送,时钟由时钟芯片提供,时钟和数据的延迟还是没法解决,想请TI的工程师看看这样的设计是否合理,DAC5675的数据和时钟到底怎么设计才算合理?