请问下,如果使用CLK0P/N和DATA2/3P/N作为一组输出数据可以吗?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,不太明白您的意思,输出 4lane 差分data(data0~3)和2 lane clock(CLK0, CLK1)是够用的。
为什么打算要把clock作为data 输出? 是layout 不好分布吗?
datasheet上说如果在复制模式下,CLK0和DATA0/1作为一组,CLK1和DATA2/3作为另外一组输出同样的数据。
现在我们原理图把CLK0和CLK1颠倒过来了。
您好,明白您的意思了,当enable replicate mode时,那么CLK1 会自动使能输出, 和DATA2/3为一组输出的。
所以在replicate mode下,不能使用CLK0 和DATA2/3 作为一组。
那在非replicate mode下,使用2lane方式,使用CLK0和DATA2/3作为一组也不行吗?
Hi 还有就是,存不存在这种可能:CLK0和CLK1是同步输出的,然后毕竟是replicate mode,DATA0/1和DATA2/3也是一样的,那么CLK0就可能可以和DATA2/3一组。