This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
LMH0341和LVDS0340的LVDS接口信号的电平标准可以参考数据手册第8页的LVDS Output Electrical Characteristics表。
FPGA 如果是有LVDS接口的话,一般是可以直接连接的,至于其电压怎么配置,那就要看具体的FPGA芯片了。
但是我从第8页的LVDS Output Electrical Characteristics看不出LVDS支持哪一种LVDS电平标准,因为FPGA的每个bank的VCCO电压是可根据IO接口电压要求配置的,现在我不知道LMH0341和LVDS0340的LVDS需要多少V的接口电压,所以无法知道FPGA的VCCO接口电压应该应该配置为2.5V还是3.3V。
个人建议如果用0341来对SDI解码,最好换方案,这片子资料太少了,输出LVDS的编码方式都没有(只有官方提供的源码,很复杂),我已经调试好久了,搞不定。建议GENNUM公司的GS2971,可以去看看!
这个芯片有VDD2V5和VDD3V3中供电管脚,但是没有说明这两种电压是和电压还是IO电压,是那部分的IO电压,虽然写了是在VDD=3.3V条件下测试的,是否理解为他的IO电压就是3.3V?VDD3V3就是LVDS接口的接口电平?
还没有,还在调试0341的方案,再过几天还是搞不定就换这个方案!建议你:一,先把0341给的官方程序看看,要是你觉得这个能够搞定那就没问题,其实官方的程序对应的开发板功能很强大,这样就导致里面很多东西用不着,然后我就看不懂了。你要是FPGA很牛逼,那就可以;二,GS2971集成了均衡器,不用单独接均衡器了,而且2971解码出来直接是YCrCb 4:2:2的信号,再做处理很方便。
如果指的是LVDS 接口电平,那么LVDS是低压差分信号,IO口的电平Voh=1.4V,Vol=1V,400mVpp。因此严格来说,3.3V或2.5V都不行,因为3.3V的Vih(min)=2V,Vil(max)=0.8V,2.5V CMOS的Vih(min)=1.7V,Vol(max)=0.7V,所以应该配置为1.8V 才比较确切。
Peter Zhang:
这个芯片有VDD2V5和VDD3V3中供电管脚,但是没有说明这两种电压是和电压还是IO电压,是那部分的IO电压,虽然写了是在VDD=3.3V条件下测试的,是否理解��他的IO电压就是3.3V?VDD3V3就是LVDS接口的接口电平?
XC5VLX50-1FFG676里LVDS格式的管脚所处的BANK,VCCO = 2.5V 即可。
例如:XC5VLX50-1FFG676里LVDS格式的管脚处于BANK2,则BANK2的VCCO=2.5V即可。
XC5VLX50-1FFG676在LVDS_25或LVDSEXT_25格式下,与LMH0341、LMH0340是直接兼容的,可以直接连接。