工具/软件:
您好团队:
我希望在我的设计中实现 TLV192x、但我对 IN+= IN-时的不确定状态感到困惑。 数据表指出"输出状态由内部偏移电压的随机极性决定"。 因此、在相等的输入期间、比较器 "只看到"偏移、并且默认为该极性? 在这些等量输入情况下、是否有办法将信号拉至低电平?
谢谢、
Erika
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Erika、
分立式逻辑会有相同的问题、实际器件也会具有不同的失调电压和阈值。
您不能在相同的*精确*级别有两个比较器输入。 如果您在输入端看到1.33335V 和1.33335V、您会输出什么?
比较器只能告诉您一个输入是否高于另一个输入。 它没有"相等"输出。
在现实世界中、比较器具有亚毫伏的输入失调电压。 失调电压绝不会为0.0000V、即使如此、除此之外还有随机放大器噪声、从而会在0V 时引起抖动。 由于输入彼此以微伏为单位、因此输出可能会对内部噪声进行"抖动"。
对于实际器件、±mV 内部失调电压会增加内部失调电压。 由于失调电压的分布(可以是正的、也可以是负的)、当 IN+= IN-时、器件之间输出高电平或低电平的几率为50/50。
如果两个*电路*输入均为零、通过将轻微偏移(几 mV)插入比较器的一个输入、正确的设计就预先确定了输出状态。 这可以通过对一个输入轻微偏置来完成。
TLV1922具有大约±3mV 的内置迟滞、当接近零时有助于消除"抖动"、但它不会确定0V 时的输出状态。 设置状态需要外部偏移。
您能描述或提供您的电路原理图吗?