Other Parts Discussed in Thread: TLV3511
器件型号: TLV3511-Q1
主题: TLV3511 中讨论的其他器件
我创建了一个电路来检测 FET 上的二极管导通、以进行同步整流。 使用 TI 提供的 PSpice 模型在 LT SPICE 中仿真 TLV3511 时、我注意到了一些奇怪的行为。 我想确认在这种情况下器件的实际行为是什么。 我附上了一个屏幕截图、我将说明发生了什么:
- VDS 上的电压(粉色)上升、导致比较器输出在 VDS 高于 0V(设置的跳变点)时最初变为低电平。
- BSS123 开始关断、但不够快、从而允许 IN-处的电压上升到 5V 以上。
- 在 TLV3511 IN-输入高于 5V(具体高于 5.2V)期间、输出处于半轨值
第 3 点描述的行为是否为实数? 我会发现、激活内部保护结构会导致输出状态发生变化这一点很奇怪。 考虑到比较器输入仍会将输出置于低电平状态。 同样奇怪的是、电压能够升高至 5.7V、而不是被钳位在 5.3V。 
谢谢!
Aaron

