This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OPA564:过电流标志问题

Guru**** 612015 points
Other Parts Discussed in Thread: OPA564, TINA-TI
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/639387/opa564-overcurrent-flag-issues

部件号:OPA564
主题中讨论的其他部件: TINA-TI

我正在快速制作一个原型,并且正在使用两个OPA564器件。

我正在尝试在24V电源线上实现PLC差分输出。

我有一个100-200 kHz的输入信号方波,具有3.3V振幅。

其中一个OPA564配置为缓冲器(用于+24V端),工作正常!  

另一台设备被配置为简单的反相器,我根本无法使用此设备。  

我在OC标记上看到脉冲,但它大部分是高的。即使我没有任何东西连接到输出或输入。

我将其连接为LTSPICE模拟(忽略奇怪的部分,制作可读原理图的工作非常糟糕,抱歉!)

但只需一个10V电源。 (由于无法正常工作,尚未将任何输出连接到它)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Peter,

    我在TINA-TI PSpice模拟器中重新创建了OPA564 PLC驱动器电路原理图。  我包括了正常工作的OPA564所需的其余组件。 它按应有的方式运作。 您可以在下面看到结果。

    结果表明 ,平均输出 电流仅约为8 mA,因此OPA564不应进入电流限制。 如果在VM1和VM2上放置的负载增加,则电流增加。

    我没有发现 任何明显的问题,使第二 个OPA564无法在电路中正常工作。 您是否确保在电路中正确设置了OPA564电流限制? 底部PowerPAD是否 焊接到V-(-10 V)? 确保第二个OPA564已正确焊接到电路中。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的帮助! 我再次尝试重新焊接该部件,确保将电源垫焊接到其他GND引脚。 (就像我在高侧OPA上所做的那样,它正在工作)。 我还在OC标记上添加了一个下拉电阻器(我在数据表中看不到有关该电阻的任何信息? 或者我只是瞎了吗?)。

    我遇到了同样的问题。 我没有连接任何输入或输出,使用分压器方法在Vdig上从9V提高到4.5V。

    OPA现在与所有电流设置等所需的电阻器单独焊接

    一旦通电,过电流标志就会高。


    我是否应该订购一些新部件,并认为我尝试使用的两个部件已损坏?

    是否还有其他情况会设置过流标志,而不是高输出电流?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    更新:

    我将新OPA与上部OPA的工作方式相同,具有1k反馈电阻,并将输入信号连接至VIN+。

    它工作正常,提供了正确的输出,OC标志为0。

    然后,当我将VIN+切换至GND并将信号改为VIN-时,按照原理图,设置过电流。


    是否会出现某种浪涌电流?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我尝试在1k电阻器和输入信号之间添加一个电容器,这使输出实际上起了一定作用。

    但过电流标志是在输出之后,如图所示。

    (黄色表示OC,蓝色表示输出)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Peter,

     "我还在OC标记上添加了一个下拉电阻器(我在数据表中看不到有关该电阻的任何信息? 或者我只是瞎了吗?)。"

    电流限制标志 产生 引用V-的数字输出。 电气特性表数据表指示:

    数据表在第21页指出:

    ' IFLAG的输出信号与标准CMOS逻辑兼容,并参考负极电源引脚(V–)。 相对于V–,电压电平为+ 0.8V或更低,表示放大器正在用户设置的限制范围内工作。 相对于V,电压电平为+2.0V或更高–表示OPA564的工作电压高于(超过)用户设置的电流限制。'

    电流限制标志 电平应相对于V-进行监控,或者 在电路中监控-10 V 线路。  旗标引脚不能提供或吸收大量电流,因此应在其后面跟随高阻抗测量电路。 我怀疑,如果没有遵守针脚的限制,它可能会提供意外的响应。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Peter,

    OPA564电流限制标志只应在输出电流超过设定的Ilim时激活。 如果瞬时浪涌电流流向超过Ilim的负载,则Ilim标志应仅在浪涌事件的持续时间内激活。

    您能否向我们提供 您的OPA564应用电路的确切示意图?

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Peter,

    奇怪的是,当输出电平较低时,电流限制标志似乎会变高(蓝色轨迹)并指示电流限制(黄色-零电压和电流)。

    如果将100 k欧姆电阻从电流标记引脚添加到V-,电流限制标记的行为是否相同?

    如果从两个OPA564放大器上移除输出负载,反相放大器级的电流标志引脚是否仍激活? 如果没有,请尝试逐位添加输出负载元素,并注意标志何时开始再次激活。

    此致,Thomas
    精密放大器应用工程
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    很抱歉,很长时间以来,我一直在构建原型和处理其他事情。

    我最终设计了一个合适的PCB,希望我的试验电路板原型是我的错,但新构建的PCB也有同样的问题。

    我尚未连接(或极低电阻负载)负载,但问题仍然存在。 我的实验原型也是如此。

    我可以看到过流信号现在处于稳定的高电压下,不再像我们之前看到的那样跟随输入。 这可能是主板上收集到的信号。

    正极工作正常,无过电流标记。

    有关OPA564的完整示意图(我擦除了一些我尚未安装的内容,因此示意图看起来非常混乱)。


    我对该原理图页面的输入是一个0-1.5V LP滤波方波,频率约为100-200 kHz。

    我缺少什么? 还有什么想法,为什么它不起作用?  

    (我用一个反向晶体管解决了-侧的问题,但如果它应该起作用,我更愿意使用这个简单的原理图。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Peter,

    我正在跟进假日期间的一些E2E咨询。

    仔细查看您的电路,我发现可能是OPA564问题的根源的两件事:

    1. 3.3 V VDIG (3V3_RDIV)通过R418,R419分压器从V+(24 V_In)总线导出。 这很好,但是,C406和C407总共200 nF,并连接到3V3_RDIV线,会影响VDIG上升的速度。 应用24V_In后,3V3_RDIV线大约需要650 us才能升至3 V电平。 数据表上的应用程序信息PG。 14表示 数字电源电压(VDIG)应用于 电源电压之前,以防止对OPA564造成损坏。  我不会在电路中包括C406和C407。 此外,我会使用5.1 V zener (例如1N5231B)代替R419,并将其偏置为约5 mA的电流。 这将需要更改R418值(~3.9 k)。 我发现与RC电路相比,VDIG水平很快提高。
    2. IFLAG和TFLAG 标志提供与V-相关的CMOS逻辑电压级别。 它们具有极低的电流驱动能力;数十到数百微安的汇/源。 以上所示电路显示它们在10 k系列电阻器(LED负载)中端接。 与非常高的CMOS栅极输入相比,这是一个非常低的阻抗负载。 这可能会影响标志的操作,并且可能会因问题编号而变得复杂 1.  

    确保U400A和/或U402A未因问题编号1而损坏。 否则,我不会发现原理图有任何其他问题。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我现在终于有了一些时间再次讨论这一部分。

    1.我曾尝试采用你的建议,但基于某种原因,我的3.3V电压总是较其所得出的24V低。  
    我使用了具有1-5k电阻器的3.3V稳压器。

    2.我尝试卸下所有LED。

    我尝试过从外部提供3.3V电压(也尝试将其设置为5V),所以我确信它在24V之前稳定下来,没有什么区别。

    此外,我从未遇到过与+ OP有关的问题,只是- OP。

    我尝试了一个新部件,但从未使用"错误的时间"给它供电,它显示了完全相同的问题...


    我会尝试深入探究可能的问题,我怀疑输入/输出电压缺失了一些东西,因为这个问题似乎与我以前的原型相同, 如果我只是反转输入并以与+OPA类似的方式使用-OPA,它就会起作用。  

    但我宁愿不用反转信号,这样做才会奏效。 我担心如果我用这种方式解决问题,另一个潜在的问题可能会被忽视。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Peter,

    我在实验室中将OPA564设置为与您正在使用的配置类似的反相放大器配置。 它使用了10 V/V的增益,因为焊接在板上的电阻器使该增益被减去。 这不会影响结果。 我使用了一个+24 V电源,向 反相输入电阻器应用了一个100 kHz,2 Vpk方波,并使输出保持空载状态。 我观察到 电路中的IFLAG LED 已激活  ,但仅在应用输入信号时激活。  如果删除了输入信号源,则会显示IFLAG LED指示灯。

    通过研究设置,我意识到应用于输入的100 kHz信号具有0至+2 Vpk的内植入性。 对于由单个+24 V电源供电的OPA564反相放大器,这将是一个问题。 在这种情况下,OPA564将尝试反转输入信号,输出 将尝试将 输出电平驱动 到低于0 V的电压,除非使用双(+/-Vs)电源,否则无法实现。 我发现当输出被驱动到负极轨时 ,IFLAG功能激活。

    我 将输入信号的极性更改为 0至-2 Vpk。  这是一种可接受的情况,因为在应用+24 V电源的情况下,输出可以正向旋转,接近+24 V。 在这种情况下,IFLAG功能未激活,运算放大器正常工作。  我可以 使其重新激活的唯一方法是将输出加载到超过电流限制的点。 这是  IFLAG功能的预期行为。

    对于配置为同相放大器的OPA564,这不是问题,因为输出跟随输入。 这就是为什么您看不到电路的同相端存在问题的原因。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    哦,是的,当然!

    它现在运行得很好。

    仍然不确定如何处理VDIG电源,我可以添加二极管解决方案,而不是电阻器解决方案,但我的测量结果在计时方面也不是那么好。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Peter,

    我知道OPA564数据表 在OPA564 VDIG与VSPLY计时关系方面非常谨慎。 我 在使用1N5231B,5.1 V zener时没有遇到任何问题,它偏置于与VSPLY连接的电阻器。 但是,齐纳电容会引入RC充电特性,这会引入一些时间延迟,这是一个很好的避免方法。

    模拟 表明,实现电气/电气引脚FOM VSPLY的最快方法是使用简单的电阻分压器。 E/S引脚电容本身 仅呈现几个微微法拉, 并且使用齐纳的RC充电特性在时间上大大降低。 只需确保电 阻分压器使用几毫安的电流。 这样可以确保任何小容量都能快速充电。

    我认为,这次五大洲和平会议564的讨论 已经圆满结束。 我想继续并结束本次E2E 讨论。

    此致,Thomas

    精密放大器应用工程