请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:OPA354 您好!
我们有一个具有以下功能块的电路:
差分模拟前端- 基本上是具有高抽取率和 CMRR 的高输入阻抗差分放大器
2.抗混叠滤波器
ADC 输入驱动器
为了实现所需的共模性能、差分前端会显著抽取测量的信号(/1000)。 因此、我需要在下游电路中的某个位置包含 GAIN (*25)、以缩放 ADC 的满量程输入信号。
过去,我们使用了具有足够带宽的单位增益放大器和电荷桶,根据应用手册中的 TI 建议驱动 SAR ADC 的输入。
在此配置中、包含此设计所需25增益的最佳放大器块是什么? 如果我们添加到抗混叠滤波器(两级三阶贝塞耳滤波器)、则将每个级设置为5的增益。 或者、设计具有单位增益的抗混叠滤波器并在用于驱动 SAR 的同相级中提供25x 增益是否更好。
我可以离线共享原理图。
非常感谢、Keith