This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Stanislav:
很遗憾我无法再访问评估模块方案
请参阅附件。
如果您有其他问题、敬请告知。
此致!
雷蒙德
您好 Raymond、
感谢您的答复。 我在 LTSpice 中进行了一些仿真。 齐纳二极管实际上可以在启动时跟踪主电源轨。 但是、一旦我添加任何去耦、即使1nF 也会引起几微秒的延迟。 可以完全省略去耦吗? 或者、运算放大器能否容忍该延迟?
提前感谢、
Stanislav
尊敬的 Stanislav:
您可以省略去耦电容器。 如果您希望具有相同的电源斜坡、则最好移除去耦电容器。
运算放大器能否容忍此延迟?
我没有关于 Vdd 轨比模拟电源上的最小延迟的硬数据。 由于您不使用数字逻辑、因此它不应产生任何差异、只要 OPA564为符合数据表要求的正确加电/断电即可。
如果您有其他问题、请告诉我。
此致!
雷蒙德
您好 Raymond、
因此我可以简单地省略 Vdd 去耦、从主电源馈入齐纳、它应该有效。 然后将其稳定下来。
感谢你的帮助。
Stanislav