主题中讨论的其他器件:XTR305
工具与软件:
您好!
我目前正在处理 XTR305芯片、并且正在尝试在 Cc、C4和 RC 值之间找到一个良好的平衡(DS 中的指示符、图40)。 挑战是实现最大 I 和 V 模式下300Hz 时的相位延迟为-3度、而在 I 模式下将 Rload 从50变化至500。 到目前为止、通过使用 TINA 仿真、我发现的值可能是在较高频率放大信号(对于 I 模式下的小负载电阻)、还是在 V 模式下在300Hz 时实现高于3度的相位延迟。 是否有办法在实现滤波行为的同时将相位延迟保持在所需的限制范围内? 如果需要、我很乐意提供更多详细信息。 提前感谢您。