This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV1842-Q1:向比较器添加迟滞

Guru**** 2382480 points
Other Parts Discussed in Thread: TLV1842-Q1, TLV1832-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1478224/tlv1842-q1-adding-hysteresis-to-the-comparator

器件型号:TLV1842-Q1
主题中讨论的其他器件: TLV1832-Q1

工具与软件:

尊敬的 TI 支持部门:

我将查看 TLV1842-Q1的数据表、并想为电路添加迟滞。 从芯片连接迟滞电阻器(如下所示)是否正确、考虑方框图显示输出端有一个开漏?

此致

ENA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、但行为取决于输出端所需的上拉电阻器以及您未显示的上拉电阻器。 您为什么不使用具有推挽输出的 TLV1832-Q1?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ena:

    无法物理连接以紫色绘制的反馈电阻、因为您无法访问器件的内部节点。 您只能访问引脚、因此反馈电阻器会从 OUT 连接到 IN+。

    我对这个问题有点困惑。 正如 Clemens 所说、迟滞的总体行为将取决于上拉电阻器值、因为 TLV1842-Q1是开漏器件。

    这些资源展示了通过电阻反馈网络设计外部迟滞的过程。 对于这两本指导手册、我们使用了开漏器件、因此您可以了解上拉电阻器将如何影响迟滞行为:

    具有迟滞功能的反相比较器电路

    具有迟滞功能的同相比较器电路

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    何兆和克莱门、

    抱歉打断您的困惑。 我的问题措辞很 差、我先前提供的图片令人困惑。  我知道在开漏输出之后需要一个上拉电阻器。

    我的问题是、如果我要设计 OrCAD 原理图并向正反馈环路添加外部迟滞、那么将外部迟滞连接到比较器的输出是否正确、如下所示? 我有点儿 担心、因为输出是开漏的、这意味着正反馈迟滞会从 Vin 连接到开漏输出。 这是正确的方法吗?

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    连接反馈电阻器输出是正确的、因为这是您的唯一选择。 这样就会出现这样一个问题 、即由于输出和  VCC 之间存在额外的电阻、高电平和低电平状态下的反馈不同、因此公式变得更加复杂。

    使用具有推挽输出的比较器会更加正确。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Ena:

    请参阅 具有迟滞功能的同相比较器电路。 您的连接正确、因为您需要通过反馈电阻器连接到 IN+。 输入源 Vin 需要通过电阻器连接到比较器的 IN+、因为它是低阻抗源。 您希望 IN+是一个求和节点、因为电压是 Vin 与 Rhys 连接的迟滞之和。