This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LC4357-SEP:VCCIO 和 VCC 欠压时的输出状态

Guru**** 2555630 points
Other Parts Discussed in Thread: TMS570LC4357-SEP

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1563413/tms570lc4357-sep-output-state-when-vccio-and-vcc-under-volt

器件型号:TMS570LC4357-SEP


工具/软件:

您好:

我想了解 TMS570LC4357-SEP 在几种不同场景下会发生什么数字输出。

场景 1:

  • VCCIO 降至 3V 以下(这是表 6.4 中的最小 VCCIO 电压)
  • VCC 保持在有效工作范围内

我知道数据表的第 7.2.2 节规定、当电压监控器检测到 VCCIO 电源轨上的低电压时、上电复位信号将置为有效。 数据表还指出、当上电复位信号置为有效时、默认拉电阻被置为有效。   但是、当 VCCIO 超出其工作范围时、我怀疑默认拉电阻不再起作用。  那么、可以安全地假设它干净地转换到高阻态(无干扰)?

场景 2:

  • VCCIO 降至 3V 以下
  • VCC 降至 1.14V 以下(这是表 6.4 中的最小 VCC 电压)

我的理解是、在第 7.2.2 节中、当 VCC 欠压时、所有输出都变为高阻抗。  但是、我不确定这是否假设 VCCIO 处于有效的运行范围内。  您能澄清一下吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    接下来、是否可以提供任何信息?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Aidan:

    VCCIO 降至 3V 以下、而 VCC 保持有效:

    1. 当 VCCIO 降至最低工作电压 (3V) 以下时、电压监控器将检测到此情况并将上电复位信号置为有效。

    2. 虽然数据表表明默认拉电阻在上电复位期间生效、但您是对的、因为这些拉电阻依赖 VCCIO 来实现正常运行、所以一旦 VCCIO 超出其工作范围、这些拉电阻就可能不起作用。

      但是、我找不到确认无干扰转换到高阻抗状态的显式文档。 器件具有可帮助管理此转换的内部电压监测电路、但可用文档中未详细说明确切的行为。

    VCCIO 和 VCC 都低于最小值:

    1. 当 VCC 降至 1.14V 以下时、所有输出确实会进入第 7.2.2 (2) 节中规定的高阻抗状态。

    2. 此行为似乎与 VCCIO 状态无关、因为这是一种在 VCC 发生故障 (2、4) 时优先采用的内核级保护机制。

    3. 内部电压监控器将检测 VCC 和 VCCIO 欠压情况并将相应的复位信号置为有效以确保安全关断。

    --
    此致、
    Jagadish。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的答复。  有一个情景我们还没有涉及:

    如果 VCCIO 保持在有效范围内、但 VCC 降至 1.14V 以下:

    • 数据表在第 7.2.2 节中说明、当电压监控器检测到这种情况时、所有输出都会变为高阻态、并且 nPORRST 被置为有效
    • 但数据表还指出、当 nPORRST 置为有效时、会向输出施加默认上拉电阻

    我很困惑、除非从 nPORRST 被置为有效并应用默认拉电阻后有延时时间、否则这两者是如何成立的。  如果是这种情况、高阻态与默认拉电阻之间的延时时间是多少?  这可能在表 7-4 中有所描述?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Aidan:

    对延迟的回复表示歉意:

    1. 当 VCC 降至 1.14V 以下且 VCCIO 保持有效时、确实会发生特定的事件序列:

    2. 首先、电压监控器检测到 VCC 降至 1.14V 以下并触发初始响应

    3. 作为一种保护措施、这会导致所有输出立即进入高阻态

    4. 然后将 nPORRST 信号置为有效

    5. nPORRST 置为有效后、默认拉电阻将施加于输出

    --
    此致、
    Jagdish。