This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TM4C1294NCPDT:在单端 ADC 和模拟比较器输入配置上模拟信号接地以下。

Guru**** 1807890 points
Other Parts Discussed in Thread: EK-TM4C1294XL, INA282, INA240, TM4C1294NCPDT, LM4120
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/579406/tm4c1294ncpdt-analog-signal-jots-below-ground-on-single-ended-adc-and-analog-comparator-input-configuration

器件型号:TM4C1294NCPDT
主题中讨论的其他器件:EK-TM4C1294XLINA282INA240LM4120

EK-TM4C1294XL

电路和配置 :3个单端 ADC 模拟输入电流监控   信号在循环环路中低于接地电平200mV。 相同的3个放大 的电阻增益减小 信号也分别馈入3个板载数字比较   器输出馈入3个 PWM0-M0nFault 输入触发引脚。 模拟数字比较 器阈值 最大设置为14.4安 、 并将+VREFA 电压轨用作 内部 VREF 电阻桥的电压源。  实际检测到的数字 运行 电流 (6.7-8.6安) 大约  比数字比较   器最大跳变点低5.8安、比最小跳变点低3.6安、理想情况下为13.3安。   但是…

问题:当不存在过流威胁时、会发生随机 PWM 故障。

第一个补救措施:将 R41 (0R0) XLM4C Launch Pad 更改为 R41=10kR0、以隔离和限制+VREFA 300na。  还 在 +VREFA 输入引脚处添加了0.01uF 陶瓷电容器接地。

结果:导致的随机 比较器跳闸极少 、但并未完全抑制幻象故障情况。

第二个补救措施:直接在 低侧 INA282电流监控分流电阻器上添加1nf 电容器。

结果:发生的随机 模拟比较器跳闸更少 、但 并未完全消除 幻象故障。

怀疑 比较器输入在接地下方发生槽铣对内部+VREFA 有一定影响、这会将最小跳变阈值降低200mV 或更多、但不清楚原因。

问题:

请详细说明   当 GNDA 处于0v0电位时为什么会发生随机比较器跳闸、或者 低于接地值的信号(单端 ADC)如何违反数据表 规格?

2.  当     INA282电流监视器能够感测到高达-14V 的双极 CMM 且 GNDA 为0v0电势时、低于接地200mV 的信号槽位是否会导致 TM4C 勘误表?

INA240声称-4V CMM, 可能会减少 GNDA 伪影 以及  模拟比较器的一些 PWM 噪声(dv/dt)输入。

是否有任何想法或 建议、如何处理生产中的 GNDA 或如何 测试 XL Launch Pad 以停止体模?

CH1: FET 先关断、然后再重新导通。 CH2:INA282监控电流上升。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    TM4C1294NCPDT 数据表 VDDA/VDD 注释(A)似乎与 EK-TM4C1294XL Launch Pad 原理图的 VDDA 连接到 VDD 相矛盾。
    请注意:EK-TM4C1294XL 具有由同一电源供电的 VDDA 和 VDD、应分离、但不应分离。

    27.3.1 VDDA
    a:为了确保正常运行、如果由不同电源供电或连接到、则 VDDA 必须在 VDD 之前加电
    电源与 VDD 相同。 关闭电源的顺序没有限制。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    BP101、
    非常感谢您的意见。 我不认为这是矛盾的。 仅当电源是独立的时、才需要在 VDD 之前为 VDDA 加电。 EK-TM4C129XL 将 VDDA 连接到 VDD、因此该要求不适用。 如果我们将其措辞为:"为了确保正常运行、VDDA 必须在 VDD 之前上电、或 VDDA 必须连接到 VDD、可能会更好。 关闭电源的顺序没有限制。"
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    BP101、

    您正在走正确的道路。 正常运行的最小模拟比较器输入电压为 GNDA。 当您降至该电压以下时、您会将内部 GNDA 下拉。 这将下拉内部基准、从而导致比较器跳闸。 我怀疑电压将低于-200mV、但您需要使用示波器放大。 您可能需要添加低通滤波器。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bob:

    [引用 user="Bob Crosby"]只有在电源是独立的时,才需要在 VDD 之前为 VDDA 加电[/quot]

    感谢您澄清了 OR 子句 、但由于  精密 电压源 LM4120 分别位于 我们定制 PCB 上的+3V3 LDO 之后、因此精密稳压器是否算作单独的 VDDA 电源?

    将 VDDA 和+VREFA 连接到定制 PCB 上、 两者均来自 同一个+3V3 LDO 稳压器。 因此、ADC 可以 与  内部 基准或由电路组装和/或软件配置确定的外部精密基准配合使用。

        在组装精密电压源并使用 +VREFA 作为 VREFP 源时、如果 VDD 首次加电、该怎么办?  

    当 需要 去耦电容器(CF = 0.01/1.0uf 并联)时、为什么单独的电源会成为问题、即使  使用单电源也会导致不可避免的延迟+VREFA?

    相同的加电条件 VDD 存在电源 VDDA、因此或注释毫无意义。  

    注意:EK-TM4C1294XL 不会在+VREFA 上填充(CF)、并为 许多此论坛 逐字复制了一个错误示例。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    [引用 user="Bob Crosby">BP101、

    您正在走正确的道路。 正常运行的最小模拟比较器输入电压为 GNDA。 当您降至该电压以下时、您会将内部 GNDA 下拉。 这将下拉内部基准、从而导致比较器跳闸。 我怀疑电压将低于-200mV、但您需要使用示波器放大。 您可能需要添加低通滤波器。[/quot]

    我看到它的击穿电压甚至低于-200mV、但在 COMP 跳闸事件发生时从未赶上。 当相位 FET 导通/关断时、INA240 PWM 抑制可能会停止一些闪屏振铃。 对于+24V 直流开关电源、(dv/dt)振铃事件比160vdc 线性电源严重得多、但 INA 输出仍然击穿-200mV。  

    经过一些 推理 、-200mV 似乎 实际上可能是 FET 关断(dv/dt) 振铃、但会因示波器触发 任一通道而延迟、因此看起来似乎是人类大脑中的 FET 导通事件。

    确实是一个真正的大脑橡皮擦!