各位专家、您好!
我们有一个基于 CC430F5137的现有硬件平台。 我最近作为 FW 开发人员加入了该团队、我正在研究优化时钟配置。
目前、我们将26MHz 晶体连接到射频模块的 XT2振荡器。 似乎我也可以将这个26MHz 时钟(XT2CLK)作为源路由到其他系统时钟、即 ACLK、MCLK 和 SMCLK。
我们目前正在为 ACLK、MCLK 和 SMCLK 使用内部32768Hz 时钟、但我宁愿使用更精确的26MHz 时钟来生成这些时钟。
我知道 MCLK 的最大系统时钟为20MHz、但我想我可以使用内部时钟分频器将26MHz 时钟降低到低于这个值吗?
它是如此简单、还是缺少其他一些限制、这会使这成为一个坏主意?
提前感谢!