This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
在使用几个小时后、11个电路板中的2个(用于固件开发的定制应用电路板)在 MSPM01507上出现相同故障。
TI 已针对从板上移除的2个 MSP 开始了 FA、他们都使用 VSS 到 VDD 短路(或低电阻)进行测试、并且所有其他引脚都经过测试正常。
在我们的应用中、我们在系统关断模式下将 MSP 断电、MSP 3.3V 电源轨变为零。 在我们的测试环境中、当我们启用3.3V 电源轨来唤醒 MCU 时、如果 MSP 输入引脚由 UART 驱动器(测试仪的 Tx、驱动 MSP 的 Rx)的3.3V 输出偏置到3.3V 左右、则可能属于非法情况。 在这种情况下、3.3V 电源轨由 MSP 输入引脚处被驱动为高电平的正向偏置 ESD 二极管驱动。 在这种情况下、3.3V 电源轨的电压大约为2.7V 、这是有道理的、因为我们有一个0.6V 的正向偏置 ESD 二极管。 我的问题是: 如果 VSS 损坏机制是由于上电期间的非法情况而导致的 VSS 闩锁、那么损坏区域是否应该在 VDD 上电期间具有非法逻辑1的 VDD 周围?
在启用电源轨之前和期间、是否有任何有关 MSP 接口的 TI 文档可以警告在启用电源轨之前和期间存在输入驱动逻辑1?
尊敬的 Robert:
了解您这里的问题、在某些情况下、您的 UART 引脚将保持3.3V、但不会为 VDD 上电、然后您将看到 VDD 约为2.7V、导致 MCU 处于某种异常状态(超出规格)。 可能会发生不可预测的问题。
同意您的观点、可能主要是为了抑制非法的 VCC 修订、但说实话、很难确定 GPIO/GPIO VSS 短路的具体区域、因为这里有很多电源链接。 可能需要进一步进行 FA 分析来查看阻尼点。
同时、这里最重要的一点是如何避免这种超出规格的行为。 您能否通过硬件电路避免这种情况?
谢谢!
此致
Johnson