This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM4222:将多芯片数据输出连接到CoolAudio 1401 Adat编码器/输出

Guru**** 2378430 points
Other Parts Discussed in Thread: PCM4222
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/571971/pcm4222-interfacing-multiple-chip-data-outputs-to-a-coolaudio-1401-adat-encoder-output

部件号:PCM4222

我设计了一个8通道数字输出卡,它使用4个PCM4222芯片,非常接近PCM4222-EVAL板和原理图。 唯一的区别是在输出阶段,我使用的是CoolAudio 1401 Adat Lightpipe编码芯片。 我在整个系统中一直测量精确的时钟,并将音频传输到PCM芯片,并且可以看到来自PCM芯片和CoolAudio 1401数据输入的数据流, 但我很好奇PCM4222的时钟除以2是否与运行全时钟速度(MCLK)的CoolAudio 1401不匹配。 我一直在想,因为我不像EVAL板那样使用DIT/AES/SPDIF输出,如果需要执行一些附加步骤来实现同步。 CoolAudio芯片不使用BCLK和LRCLK信号(或I2总线),并且TI的文档对于协同使用多个PCM4222芯片不是很有帮助。 我不是要求直接的解决方案,而是寻求有关在何处查找更多信息的指导,因为CoolAudio仅提供其数据表之外的支持。 如果有人在这条路上走过,我希望得到任何建议。 此外,我愿意通过CoolAudio芯片(如果可用)以外的其他方式构建Adat输出流。 提前感谢您的参与。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Bret,

    欢迎来到E2E,感谢您对我们的产品感兴趣!

    我认为我们可能需要更多有关系统时钟配置的信息,以便确定是否存在问题。 从CoolAudio 1404数据表来看,此设备似乎只需要帧时钟(WCLK)源来生成所有内部时钟。 此时钟应由数字音频主控设备(可以是PCM4222之一)提供。 能否提供有关您系统的计时结构的更多信息?,方框图会很有用。 此外,我建议您 查看以下有关数字音频时钟的应用说明。

    音频编解码器的音频串行接口配置(SLAA469) 。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢Diego,我的时钟配置与EVAL板完全相同,CoolAudio 1401取代了DIT。 通常,DIT会向MCLK,BCLK和LRCLK供电,但CoolAudio仅支持MCLK,如您所述。 MCLK到CoolAudio 1404的传输将在将MCLK除以2以送入PCM4222的切换前进行。 我的MCLK由两个振荡器(22.xxxMHz和24.xxxMHz)或外部WCLK输入选择生成。 我使用EVAL板作为此设置的基础。 我正在查看您建议的文档,以了解我是否可以收集任何解决方案的信息。 此外,我将尝试整理一个结构图并上传。 我正在询问来自PCM4222s的串行音频数据是否是CoolAudio 1404的正确采样率,因为向4222s输送MCLK的采样率是主系统采样率的一半。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Bret,

    感谢您的反馈。 CoolAudio IC支持的采样率为48kHz,因此应向WDCLK引脚提供48kHz信号。 1401操作所需的内部时钟由48kHz时钟的内部PLL生成。 此时钟可由充当主设备的PCM4222 (LRCK)生成。

    PCM4222所需的MCLK时钟的频率应是基本采样率(44.1kHz或48kHz)的256倍,这是通过将您提到的振荡器除以2来实现的。 此要求特定于PCM,它不会影响1401。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    非常感谢Diego。 我对1401的时钟频率做了同样多的计算。 PCM4222文档对于在不使用I2总线的多通道实现中使用多个芯片相当模糊。 我想知道BCLK和LRCLK的使用对于PCM4222在多通道系统中的运行有多重要。 现在,我在总线跟踪中连接了其中每个引脚,因此所有4个PCM4222的BCLK和LRCLK引脚分别连接在一起。 我有跳线来拔出每个PCM4222上的Slave/Master针脚LO或HIGH。 我尝试过将芯片置于从属或主模式的多种组合,但没有结果。 这些针脚是否确实需要连接到任何设备? 我想在开始分割痕迹之前,我会问...