This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS5731M:TAS5731M's I2C SDA和SCL上升/下降时间规范的问题

Guru**** 2353820 points
Other Parts Discussed in Thread: TAS5731M
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/615916/tas5731m-question-of-the-tas5731m-s-i2c-sda-and-scl-rise-fall-time-specifications

部件号:TAS5731M

您好 ,先生:

TAS5731M数据表定义了300ns (最大)上升和下降时间要求,而飞利浦I2C规范定义 了最小20ns (最小)和最大300ns (最大)。   在测量TAS5731M的I2C信号积分时,我们是否可以忽略20ns (min)?   如果TAS5731M的I2C的上升时间小于10ns,会有什么影响?

TAS5731M数据表:


I2C规格:


谢谢,此致,

陈耀恩
2017年05月08日  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Wayne!

    Shawn可以帮助您解决这些问题。 谢谢,Jeff
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Wayne:
    我与Designer确认,I2C接口在SDA/SCLK的20ns甚至<10ns上升/下降时间内都可以正常工作。
    此致,
    郑少文