This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3204:TLV320AIC3204速率匹配

Guru**** 2381210 points
Other Parts Discussed in Thread: TLV320AIC3204
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/653009/tlv320aic3204-tlv320aic3204-rate-matching

部件号:TLV320AIC3204

大家好,

我们一直在调试试图将编解码器输出速率与我们的蓝牙A2DP流速(理想情况下应为44.1 kHz)相匹配的问题。

更具体地说,我们正在使用与TLV320AIC3204应用参考指南中表2-27中44.1 kHz部分的16 MHz MCLK设置对应的寄存器值。

遗憾的是,A2DP输入速率低于44.1 kHz,导致输出和相应音频伪影出现低流量。

因此,为了与之匹配,我们仅将PLLD值从2920 (表中)修改为2779,所有其他设置保持不变。 通过这种方式,我们能够很好地与BT输入音频匹配(不再出现下溢或溢出)。

但现在编解码器输出出现了令人无法接受的大量嘶嘶声,从音频质量的角度来看,这是不可接受的。

PLLD值2920不会出现嘶嘶声。

当我们只更改PLLD设置时,您能否对编解码器输出上的问题做出一些说明?

我们需要修复此问题,以便对蓝牙用例的匹配进行评分。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Wilson,

    感谢您提供问题描述。 更改PLL系数将影响内部时钟,这可能导致设备处理和性能问题。 是否可以调整BT模块采样率?可能使用32KHz或更低的频率。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师