请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:TLV320AIC3206 我们有一个使用TLV320AIC3206的电路板,并观察到模拟输入出现了不良行为。 输入信号是差分的,交流与陶瓷电容器耦合(我们尝试了0.1uF和1uF的值)。 我们还具有接地保护二极管和1.8V电压。 当输入暴露在下降边缘瞬态时,该输入的共模偏压似乎“关闭”--在输入被强制接近0V后,它将不会恢复到正确的0.9V偏压,而是在0V时“卡滞”。 如果出现正边瞬态,使电压恢复到0.9V以上,或者将PGA步路电阻的内部输入引脚关闭,然后再恢复到10K,则可以恢复此电流。
-是否有办法防止共模偏置被"卡住"(除了明显的"不允许出现负边缘瞬变")?
-是否有方法通过软件检测编解码器中的“卡滞”共模偏差,以便恢复例程可以循环输入引脚路由电阻?