是否有一个调节规定,当电源打开→关闭→打开时,VCC 和 VDD 变为0V 后需要几秒钟以上的时间?
如果 PDWN 引脚为低电平、是否可以在剩余的 VCC 和 VDD 电压下将其打开?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Carson、您好、感谢您的回复。
0V 上升时间- VCC 和 VDD 的全电压如下。
VCC:大约3ms、VDD:大约7ms
由於这是一个难以理解的表达方式,我会再次进行质素保证。
在启动 VCC 和 VDD 之前、我是否需要确保电源为0V。
我想知道、在 VCC 和 VDD 电压降至0V 之前、是否再次打开电源、并且允许从中间电压(例如1V)变为完整电压。
(在此电压波动期间、PDWN 为 LO 输入。 PDWN 由另一个信号控制、不上拉。)