This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM5122:硬接线模式:I2S 从器件、SCK 与 BCK、ADC 作为 I2S 主器件

Guru**** 2540720 points
Other Parts Discussed in Thread: PCM5122, PCM5102

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1023575/pcm5122-hardwired-mode-i2s-slave-sck-vs-bck-with-an-adc-as-i2s-master

器件型号:PCM5122
主题中讨论的其他器件: PCM5102

当其他人提出要求时、对于单个板载24.576mhz 晶体、I2S 从器件与主器件的对比情况仍然有点不清楚。  我的要求是仅支持96kHz、24位。

在这种情况下、I2S 主机处于从机模式、ADC (Cirrus Logic CS5361)是 I2S 主机、DAC PCM5122是 I2S 从机。  

这意味着 PCM5122 SCK (也是)连接到24.576mhz 晶体、而 PCM5122 bck 连接到 ADC 的 I2S 时钟输出(标有 SCLK 和主机)以及 LRCK <-> LRCK。

1) 1)同一个晶体是否可以同时用于此配置中的 ADC 和 DAC、即使一个是 I2S 主器件、另一个是 I2S 从器件?

2) 2)在这种情况下、基于主机的环回是否仍然可行、或者我是否需要对回路进行硬接线? 我没有环回延迟要求。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Carlos,您能不能包含您的所有时钟到 ADC 和 DAC 的连接原理图。  我将与我们的团队成员核实、他们可以解决您的问题。

    此致、

    Arash

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我将尝试稍微布置原理图。  然而、我确实发现、将一个小型 PCM5102模块与接地的 SCK 相连确实只使用3根导线。  一般而言、我的问题仍然是:当 PCM5122处于 I2S 从模式时、SCK 的作用是什么;当 BCK 由已计时的 I2S 主器件从外部提供时、它仍然具有什么作用。  我的理解是、PCM5122基本上是具有 I2C/SPI 接口的 PCM5102、可提供即时调整。  也许更好的问题是,我的 PCM5122基本上配置为 PCM5102 (硬接线模式)“4线”模式的作用是什么-- 提供 SCK 来驱动您的外部 I2S 电池盘(无论是由其他器件还是主机本身提供)有何优势?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这就是我收集到的内容:  

    具有 SCK 意味着您的系统中有一个高频时钟。  一些用户希望避免这种情况、因为 DAC 的地理位置远离、或者该时钟的噪声会导致某种 EMI 故障。  使用 PLL 意味着仅使用3线数字通信、因此最高频率是 BCK。  PLL 可能具有比 SCK 更差的抖动、因此可能会发生一些降级。  话虽如此、 我们通常使用 PLL 从 PCM5xxx 中获得良好的性能。

    我希望这能回答你的问题。