主题中讨论的其他器件:AM5718、
您好!
我将 AM5718与音频编解码器 TLV320AIC3106相连。 原理图如附件所示。 我已从 AM572x GP EVM 原理图派生此原理图。
我使用一些 LDO 来生成 AVDD、DRVDD (3.0V) 和 DVDD (1.8V)。 我添加了它们、以实现良好的 PSRR 并满足定序要求。
请查看原理图。
对于时钟、我使用24.576MHz 晶体为编解码器生成主时钟。 我打算使用该器件进行8kHz、48kHz 采样。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我将 AM5718与音频编解码器 TLV320AIC3106相连。 原理图如附件所示。 我已从 AM572x GP EVM 原理图派生此原理图。
我使用一些 LDO 来生成 AVDD、DRVDD (3.0V) 和 DVDD (1.8V)。 我添加了它们、以实现良好的 PSRR 并满足定序要求。
请查看原理图。
对于时钟、我使用24.576MHz 晶体为编解码器生成主时钟。 我打算使用该器件进行8kHz、48kHz 采样。
Rakesh、
您所有未使用的模拟输入(line1R、line1L 等) 可连接在一起、并通过0.47uF 电容器将交流耦合到终端。 这将有助于防止不必要的噪声耦合到器件中。
您还有一些非常大的去耦电容器。 您可以查看数据表、建议 AVDD 引脚、DVDD 和 IOVDD 使用1uf。 建议仅对 DRVDD 引脚使用10uf、因为这是耳机驱动器的电源。 这不是一大问题,但应该指出,供应可能需要更长时间才能稳定下来。
另外、 关于 MCLK、我不清楚 MCLK 的路由。 晶体是否馈送处理器、处理器是否将缓冲 MCLK 路由到编解码器? 还是晶体同时馈送处理器和编解码器?
您可以查看 有关 MLCK 和音频总线配置的应用报告。
此致、
-Steve Wilson
"关于 MCLK、我不清楚 MCLK 的路由。 晶体是否馈送处理器、处理器是否将缓冲 MCLK 路由到编解码器? 还是晶体同时馈送处理器和编解码器?""
AM5718使用24.576MHz 来获得用于音频时钟的 MCLK。 AM5718正在将 MCLK 路由至编解码器(ASI 从模式)。
随附的是按照您的建议修改的原理图。 我想您建议像原理图中那样将0.47uF 接地。
e2e.ti.com/.../4034.Schematics_5F00_TI.pdf
Rakesh