此设计使用双 BTL (M1 = 0、M2 = 0)、是之前设计的修订版("第二代")、运行正常。
这是部分原理图 (大多数去耦网络未显示; 但与数据表中的建议基本相同):
(请注意、RT7是 OC 电阻器、我将其设置为22k; RT8是 FREQ_ADJ 电阻器、对于 AM2—600kHz—PWM 频率、设置为10k)
我将对所有 PVDD 电压施加30V 电压、并使用12V 墙上适配器(在 TPA3255的引脚2处测量产生12.1V 电压)。
I 确认(通过测试点) M1和 M2都设置为0。
症状:
输出在关闭前激活并产生恰好10个脉冲(即、如果我查看其中一个输出引脚;例如 OUT_A)。 该 μs 为死区:6个脉冲、精确为10 μ s。 在输出终止时、FAULT 会被置为有效、只需一段时间。 该过程可能每100ms 或200ms 重复一次? (我可以看到故障 LED 以更快或更短的速度闪烁)
输出看起来没有短路。 我用欧姆表 kΩ kΩ、我得到:在输出(OUT_A、B、C 或 D)和 GND 之间、约为250 μ F;在 OUT_A 和 OUT_B 之间、约为700 μ F; OUT_C 和 OUT_D 之间也是如此
首先、输出没有任何负载 (在设计中、LC 输出滤波器位于单独的电路板上)。 我 Ω 了一个轻电阻负载(OUT_A 和 OUT_B 之间为200 Ω、OUT_C 和 OUT_D 之间为200)。 没有改变任何东西。
我测量的其他"调试信息/提示":
- OSC_ADJ 引脚上的电压: 1V
- FREQ_ADJ 引脚上的电压: 约0.8V
- C_START 引脚上的电压: 0V
- 引脚2: 12.1V
- 引脚1: 10.55V
- 引脚22: 11.5V
- 引脚11: 3.31V
- 引脚14: 7.82V
是否有任何关于我还应该尝试/衡量什么的想法? (或者、在任何情况下、任何人都能识别症状、并能猜测罪犯在哪里?)
谢谢、
Carlos
--
