你好!
我的客户希望混合两个 I2S 源以获得一个数字输出。
两个 I2S 源的 Clcok 是否彼此同步?
如果两个 I2S 源不同步、是否可以在混合信号中产生位噪声?
当然、我们两个 I2S 源具有相同的采样频率(44.1kHz)
当我们混合来自两个不同 IC 的 I2S 源并将数字输出重新生成为放大器时、会出现噪声。
或者、是否可以通过将两个 I2S 源 IC 的 MCLK 与3268编解码器的 MCLK 同步来改进这一点?
请检查一下。
谢谢你
此致
Anthony 先生
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你好!
我的客户希望混合两个 I2S 源以获得一个数字输出。
两个 I2S 源的 Clcok 是否彼此同步?
如果两个 I2S 源不同步、是否可以在混合信号中产生位噪声?
当然、我们两个 I2S 源具有相同的采样频率(44.1kHz)
当我们混合来自两个不同 IC 的 I2S 源并将数字输出重新生成为放大器时、会出现噪声。
或者、是否可以通过将两个 I2S 源 IC 的 MCLK 与3268编解码器的 MCLK 同步来改进这一点?
请检查一下。
谢谢你
此致
Anthony 先生
您好 Steve
我的数字混合流程如下所示、然后从 ASI3输出位时钟和字时钟并将其连接到放大器。
我们的 PurePath 流程图和方框配置如下所示。
我运行了代码 GEN。 从 PurePath GDE 的以下流程图中、然后我已经对其进行了测试、通过使用 PurePath 控制台2执行以下附加设置来获得所需的数字混合输出。
ASI3时钟输出执行以下寄存器设置。
宽30 00 04
宽30 2b 04
宽30 2c 81
宽30个2个 e 43个
宽30 56
宽30 57 52
请提供有关降低 混合数据时钟噪声的提示。
谢谢你。
此致。
Anthony 先生。