请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:PCM1863 尽管数据表( www.ti.com/.../slas831d.pdf )在第一页(以及许多其他页面)声称支持192kHz,但表7.11和7.12显示最小 tLRCP (LR 时钟周期)为10微秒,这意味着最大采样频率为100kHz,而不是192kHz (192kHz 时、tLRCP 最小值需要为5.20833us)。 
由于数据表中的几个位置显示了192kHz 的配置、包括您所需的所有 PLL 设置、用户可以假定它专门用于在所有 ADC 上支持192kHz。 
也许最令人不安的是、最大192kHz 采样率只针对 第13页的性能表中的次级 ADC 指定。  显然未列出两个主要 ADC 的最大采样率、这些 ADC 的所有参数都在 fs = 48kHz 时给出。 
假设数据表中没有主要错误、这似乎意味着只有次级 ADC 能够以192kHz 的频率运行、并且我们可以发送数据的最大速率以100kHz 的频率进行采样。
但是、我希望使用2个24位和192kHz 的主 ADC、并将其通过 I2S 总线发送出去。 这真的是可能的吗? 还是仅支持192kHz 的次级 ADC? 如果是、两个主要 ADC 的最大采样率是多少?
我希望表7.11和7.12中的 tLRCP 10us 限制是一个错误、并且主 ADC 实际上支持192kHz、但到目前为止、我在 TI 的网站上没有找到任何明确的数据来明确地澄清这些信息。   
感谢你的帮助。 
								 
				 
		 
					