您好!
如果可能、可以有人澄清 PCM1792 DAC IC 的文档。
数据表的第1页指出滤波器为8倍过采样、第8页显示了以采样频率为基准的滤波器特性图。 第4页的表根据 fs 的小数和增益或衰减(阻带)定义了滤波器特性、其中 fs 的值为4.1kHz。
我不确定的是 DAC 过采样-我认为这意味着对于带限信号(22.05kHz)、时钟速率高于基频(44.1kHz)、如第15页至128xfs (5.6488MHz)。 因此、图像频率约为 FS、 可以显著放松模拟抗成像滤波器。
因此,如果信号被过采样到更高的速率,为什么慢速和快速滤波器在输入 FS 的一半处截止?
数字滤波器还可以在输入数据速率的1倍处具有截止频率、过采样仍然允许数字滤波器删除任何图像、同时仍允许使用宽松的模拟滤波器。
此外、在1/2xfs 附近具有截止频率的数字滤波器将为滤波器截止频率下的任何能量引入信号振铃。
[此外、传入的数据流可能会有错误、并包含一个随着 abrutt 变化而变化的波形]。
谢谢、此致、
Richard。