主题中讨论的其他器件: TLV320ADC3100
大家好、
在从模式运行中、TLV320ADC3140是否可以在 FS=51.2kHz、25.6kHz 或12.8kHz 的条件下工作? 我的客户尝试在从模式下将所有时钟信号(FSYNC 和 BCLK)从外部 MCU 输入到 TLV320ADC3140。 根据随附的 pdf、启用 PLL 的情况和禁用 PLL 的情况都不支持这些 FS。 我想确认一下。
此致、
山本俊介
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
在从模式运行中、TLV320ADC3140是否可以在 FS=51.2kHz、25.6kHz 或12.8kHz 的条件下工作? 我的客户尝试在从模式下将所有时钟信号(FSYNC 和 BCLK)从外部 MCU 输入到 TLV320ADC3140。 根据随附的 pdf、启用 PLL 的情况和禁用 PLL 的情况都不支持这些 FS。 我想确认一下。
此致、
山本俊介
尊敬的 JEF-SAN:
非常感谢您的评估! 我们很高兴地知道、TLV320ADC3140可与 Fs51.2kHz 和 Fs25.6kHz 配合使用、尽管我们在数据表中尚未进行说明。 我将向客户介绍如何使用 Fs51.2kHz 和 Fs25.6kHz 配置您的设置。 根据我的理解、我们可以按照以下指令在 sbaa379.pdf 上复制您的设置。 请问您可以教我吗?
此致、
山本俊介
尊敬的 Yamamoto-San:
您所提到的应用手册对学习设备配置没有太大帮助。 数据表更适合这一点。 有一个应用程序段包含示例配置脚本(9.2.1.2.1)。 但您是正确的、您只需要在为 ADC 通道加电时为 PLL 加电。 默认情况下、PLL 设置为在接收到 MCLK、FSYNC 和 BCLK 后进行自动配置。 这会将 PLL 配置为正确的分频器、以支持51.2k 和25.6k 采样。
此致、
J·麦克弗森