This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DIX9211:次级 LRCLK 始终基于 XTI

Guru**** 2454880 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1340186/dix9211-secondary-lrclk-is-always-based-on-xti

器件型号:DIX9211

嗨、大家好、  

我有一个问题。 我们使用 DIX 来接收 SPDIF 并将其转换为 I2S 流。 但对于单独的部分、我们需要 LRCLK 除以4。 为此、我们使用了辅助 LRCLK 并将寄存器 32h 设置为0x20。 到目前为止、我们可以看到与主端口的 LRCLK 同步的 LRCLK/4。  

但一旦我们收到 SPDIF 流、它们就不会再对齐。 我猜是因为辅助 LRCLK 基于 XTI、而主端口以恢复的 SPDIF 频率运行。 是否还有必要配置辅助 LRCLK 以同时切换到恢复的 SPDIF 流?

或者、像触发器一样使用时钟分频器 IC 来实现这一目标的唯一方法是吗?

此致、

埃里克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、大家好、  

    为了避免混淆、屏幕截图中的 DIT 是不正确的。 应为 DIR 正确。  

    此致、

    埃里克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Eric、您好!

    当 PLL 未被锁定时、 XTI 时钟源 将作为第二时钟源、否则它将自动选择 PLL 时钟。   因此不能选择恢复的 SPDIF。

    此致、

    阿拉什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Arash、

    感谢您的答复。 好的、明白了。 这意味着我们需要使用时钟分频器 IC。 我想问一下、如果该次级输出端口与 DIR 数据输出不对齐、它的用例是什么? 由于辅助输出端口上没有数据输出、只需使用 BCLK 和 LRCLK 就可以完成什么?  

    此致、

    埃里克  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eric、

    我曾和另一位工程师讨论过、因为我从未使用过辅助时钟。 该应用程序可以类似于 内部的简单 SRC、您 只需要在内部更改 FS 并将其发送出去。  

    此致、

    阿拉什