ADC。 高阻抗源。 ADC 中用于采样的同步和异步模式之间的差异。
您好!
我们的任务是使用具有尽可能低延迟的软件触发器立即注册来自两个通道的信号。
该电压由标称值为1-10千欧的电阻分压器提供给 ADC 输入。
μs 我们已经在同步模式下执行工作(使用 AUXADC_SAMPLE_TIME_2P7_US)、样本之间的最小延迟大约为11-12 μ s。 μs 将此时间减少到至少5-8 μ s。 在不久的 μs、我们将收到具有 CC2642R 的电路板、并且我们希望将此时间至少缩短至5-8 μ s。 对于 CC2640R2和 CC2642R 芯片中的 ADC、是否没有区别?
为了探讨如何减少两个通道之间的采样时间、我们需要澄清以下问题:
信号转换时间是多久? 在异步和同步模式下、它依赖于什么?
描述中提到、在同步模式下、采样需要预先确定的时间、这适用于具有高阻抗的源。
我们在这里讨论的是什么阻抗范围?
用于捕获 ADC 中的电压的最终电容值是多少? 以估算连续采样之间的最小异步采样时间。
异步运行的短语是什么意思-"此模式允许无抖动采样、但代价是电流消耗增加。" 您是否讨论了流入/流出捕获电容的电流?
同步和异步 ADC 操作的详细区别是什么?
也许,我们收到对上述问题的所有答复不会使我们能够解决这项任务,但我们仍然想处理这些问题。